用于神经网络执行期间的存储器分配的方法
发布时间:2025-11-11 11:18:06 人气:21
用于神经网络执行期间的存储器分配的方法
专利类型:
发明授权
申请(专利)号:
CN202111534114.0
申请日:
2021-12-15
授权公告号:
CN114638350B
授权公告日:
2025-11-11
申请人:
意法半导体股份有限公司; 意法半导体(鲁塞)公司
地址:
意大利阿格拉布里安扎
发明人:
专辑:
信息科技
专题:
计算机硬件技术
主分类号:
G06N3/063
分类号:
G06N3/063;G06F3/06
国省代码:
IT0VAABZ
页数:
15
代理机构:
北京市金杜律师事务所
代理人:
黄海鸣
优先权:
2020-12-16 FR 2013373;2021-11-19 US 17/455,770
主权项:
1.一种方法,包括:确定人工神经网络的层的执行次序;在易失性存储器的堆存储器区中,根据所述层的所述执行次序,定义由每层生成的中间结果缓冲的放置;针对每层的执行,确定所述堆存储器区的自由区域;以及在所述堆存储器区的所述自由区域中,基于所述层的所述执行次序,定义临时暂存缓冲的放置,其中所述临时暂存缓冲被配置为存储暂存数据,所述暂存数据是仅由给定层使用的临时层内数据,并且仅在该给定层的执行期间需要被分配。
摘要:
本公开涉及用于神经网络执行期间的存储器分配的方法。根据一个方面,提出了一种用于定义在人工神经网络的执行期间使用的临时暂存缓冲在易失性存储器中的放置的方法,该方法包括:确定神经网络的层的执行次序;根据层的执行次序,定义由每层生成的中间结果缓冲在易失性存储器的堆存储器区中的放置;在层的执行上确定堆存储器区的至少一个自由区域,根据层的执行次序,定义临时暂存缓冲在堆存储器区的至少一个自由区域中的放置。
查看法律状态
相似专利
[1] 与硬件无关的深度神经网络编译器. 约翰·布雷迪;马可·梅奇亚;帕特里克·F·道尔;斯坦尼斯劳·扬·马西亚格.中国专利:CN112149812A,2020-12-29
[2] 具有动态可编程分配方案的高带宽存储器系统. 阿卜杜勒卡迪尔·乌特库·迪里尔;克里希纳库马尔·纳拉亚南·奈尔;阿努普·拉梅什·卡德科尔;阿拉温德·卡莱阿;奥利维亚·吴;潘卡杰·坎萨尔.中国专利:CN112990451A,2021-06-18
[3] 用于神经网络执行期间的存储器分配的方法. L·福里奥特;M·法尔凯托;P·德马雅.中国专利:CN114638350A,2022-06-17
[4] 用于可部署推理系统的存储器映射的神经网络加速器. F·阿克皮扬;J·V·亚瑟;A·S·卡西迪;M·V·德波尔;C·迪诺尔福;M·D·弗利克纳;J·A·库斯尼茨;D·S·摩达;C·奥尔特加奥特罗;J·萨瓦达;B·G·肖;B·S·塔巴.中国专利:CN116348885A,2023-06-27
[5] 将暂存存储器分配给异构设备的方法和系统. 王继伟.中国专利:CN117910523A,2024-04-19
本领域科技成果与标准
科技成果
相关标准
未找到相关数据
研究与应用
本专利研制背景
本专利应用动态
所涉核心技术研究动态
期刊共3条
[1] DSP系统存储器的合理分配及其在应用可编程. 辛胜利,姜建国.计算机应用,2004(S2)
[2] 基于单片机燃气报警器存储器分配的设计与实现. 孙媛.智能计算机与应用,2018(06)
[3] 在DSP的C编程中常量数据段的存储器分配. 丁刚.电子产品世界,2002(13)
