用于处理掩蔽数据的处理器和方法
发布时间:2024-11-12 11:53:05 人气:2
用于处理掩蔽数据的处理器和方法
专利类型:
发明授权
申请(专利)号:
CN202011079492.X
申请日:
2020-10-10
授权公告号:
CN112650471B
授权公告日:
2024-11-12
申请人:
意法半导体(格勒诺布尔2)公司; 意法半导体(鲁塞)公司
地址:
法国格勒诺布尔
发明人:
专辑:
信息科技
专题:
计算机硬件技术
主分类号:
G06F7/575
分类号:
G06F7/575
国省代码:
FR0ISGNB
页数:
22
代理机构:
北京市金杜律师事务所
代理人:
董莘
优先权:
2019-10-11 FR 1911348
主权项:
1.一种操作中央处理单元CPU的算术和逻辑单元的方法,所述方法包括:由所述算术和逻辑单元中的第一掩蔽电路(1041)的算术至逻辑电路,接收算术掩蔽的第一数据和第一掩码;由所述算术至逻辑电路的互补电路,根据算术掩蔽的所述第一数据生成掩蔽的互补数据;由所述算术至逻辑电路的第一进位电路,根据所述算术掩蔽的第一数据和所述第一掩码生成算术进位数字;由所述算术至逻辑电路的第一异或电路,根据所述掩蔽的互补数据和所述算术进位数字生成逻辑掩蔽的第一数据;由所述算术和逻辑单元中的第一掩蔽电路(1041)的逻辑至算术电路,接收逻辑掩蔽的第二数据和第二掩码;由所述逻辑至算术电路的第二进位电路,根据所述逻辑掩蔽的第二数据和第二掩码生成逻辑进位数字;由所述逻辑至算术电路的第二异或电路,根据所述逻辑掩蔽的第二数据和所述逻辑进位数字生成算术掩蔽的第二数据;由算术电路(1042)对所述算术掩蔽的第一数据、所述第一掩码、所述算术掩蔽的第二数据和所述第二掩码进行算术运算,以生成算术掩蔽的中间结果数据和第一中间结果掩码;由逻辑电路(1043)对所述逻辑掩蔽的第一数据、所述第一掩码、所述逻辑掩蔽的第二数据和所述第二掩码进行逻辑运算,以生成逻辑掩蔽的中间结果数据和第二中间结果掩码;由第二掩蔽电路(1044),根据所述算术掩蔽的中间结果数据、所述第一中间结果掩码、所述逻辑掩蔽的中间结果数据和所述第二中间结果掩码,生成最终掩蔽的结果数据和最终结果掩码;以及在所述算术和逻辑单元对所述算术掩蔽的第一数据和所述逻辑掩蔽的第二数据进行的整个处理中,由所述算术和逻辑单元保持所述算术掩蔽的第一数据和所述逻辑掩蔽的第二数据被掩蔽。
摘要:
本公开的实施例涉及一种用于处理掩蔽数据的处理器和方法。该方法用于使用包括算术和逻辑单元的处理器来处理掩蔽数据,其中在算术和逻辑单元中对掩蔽数据进行的处理期间,掩蔽数据保持被掩蔽。
查看法律状态
相似专利
[1] 一种阵列算术逻辑单元结构. 王新安;戴鹏;周丹;叶兆华;黄维;刘彦亮;魏来.中国专利:CN101320321,2008-12-10
[2] 超导单磁通量子处理器的算术逻辑单元运算方法和系统. 瞿佩瑶;唐光明;叶笑春;范东睿.中国专利:CN108108151A,2018-06-01
[3] 可编程逻辑单元结构及芯片. 王元.中国专利:CN109947395A,2019-06-28
[4] 可编程逻辑单元结构及芯片. 王元.中国专利:CN109947395B,2020-12-29
[5] 一种阵列算术逻辑单元结构. 王新安;戴鹏;周丹;叶兆华;黄维;刘彦亮;魏来.中国专利:CN101320321B,2010-06-02
[6] 算术逻辑单元、处理器、计算芯片和计算设备. 王丹阳;胡文静;范志军;杨作兴.中国专利:CN118502717A,2024-08-16
[7] 算术逻辑单元、处理器、计算芯片和计算设备. 王丹阳;胡文静;范志军;杨作兴.中国专利:CN118502717B,2024-11-29
本领域科技成果与标准
科技成果
相关标准
未找到相关数据
研究与应用
本专利研制背景
本专利应用动态
所涉核心技术研究动态
期刊共38条
[1] TMS320C50结构特点. 韩纪庆;王承发.微处理机,1993(04)
[2] 具有错误校验的算术和逻辑单元. 韩公柳.电子计算机参考资料,1974(08)
[3] 与或结构算术逻辑单元的优化设计. 李志斌,居晓波,朱文,程君侠.固体电子学研究与进展,2003(01)
[4] 用一种新型FPGA逻辑单元实现乘法器. 李绪诚;龙飞;徐昊;陆安江;张正平.重庆工学院学报(自然科学版),2008(05)
[6] 高性能数字信号处理器的设计. 严伟,龚幼民.微处理机,2004(04)
[7] 一种基于寄存器堆连接的可重组逻辑体系结构. 杨光;张晓彤;王沁.小型微型计算机系统,2006(11)
[8] Voltus Insight AI在高性能CPU核物理实现上的全流程应用. 姜姝;李峄;陈俊杰.电子技术应用,2025(08)
[9] PCI总线至ATM的接口. Stefanka kitanovska.世界电子元器件,1999(11)
硕博共10条
[1] 面向SRAM存算应用的嵌入式逻辑单元电路设计. 付杰.安徽大学,2024
[2] 数字信号处理芯片中的高性能算术逻辑单元设计. 张嘉琛.上海交通大学,2010
[3] 低功耗算术逻辑单元的设计与实现. 丁亚军.国防科学技术大学,2008
[4] 基于近似计算的算术逻辑单元的研究与设计. 费正盼.湖州师范学院,2022
[5] 计算器电路的设计及验证技术研究. 屠丽英.电子科技大学,2010
[6] 高速图像数据固态存储器的研制. 洪应平.中北大学,2011
[7] 64位RISC CPU在FPGA上的实现和验证. 邓奉立.电子科技大学,2002
[8] 一种RISC结构8位单片机的设计与实现. 袁波.天津大学,2006
[9] 存储区域网络的研究及其应用. 刘科.重庆大学,2007
[10] 一种RISC结构8位微控制器的设计与实现. 吴静.天津大学,2004
报纸共1条
[1] 电脑术语中英文对照(一). .大众科技报,2000-07-30
